### Whitepaper NCHE V7: Uma Arquitetura Neuromórfica Resiliente para a Era da IA Pós-Moore

#### Sumário Executivo

A indústria de semicondutores e o campo da inteligência artificial (IA) encontram-se em uma encruzilhada crítica. O crescimento exponencial da capacidade dos modelos de IA colide diretamente com os limites físicos da arquitetura de von Neumann, resultando em um aumento insustentável do consumo de energia e dos custos computacionais associados.¹ O NCHE V7 (Neuromorphic Cognitive Hardware Engine, Versão 7) emerge como uma resposta a este desafio. Não se trata de uma atualização incremental, mas de uma reengenharia estratégica da computação neuromórfica, forjada através de uma análise crítica rigorosa. O NCHE V7 aborda de forma holística as crises gêmeas do consumo energético e dos gargalos de dados, oferecendo uma plataforma hardware-software co-projetada, comercialmente viável e com riscos mitigados.

As inovações fundamentais do NCHE V7 assentam em três pilares estratégicos:

- Hardware Resiliente: A base da arquitetura é uma plataforma de hardware robusta, construída sobre Integração Heterogênea utilizando a tecnologia TSMC CoWoS-S. Esta abordagem combina núcleos analógicos maduros e econômicos em 28nm com controladores digitais de alta eficiência em nós de 12nm ou 7nm.¹ A estabilidade do núcleo memristivo é garantida por engenharia de materiais em escala atômica, com a introdução de camadas de passivação de Al<sub>2</sub>O<sub>3</sub> em matrizes de HfO<sub>2</sub> para suprimir o drift condutivo, e por uma cadeia de fornecimento geopoliticamente resiliente, através da adoção de eletrodos de Titânio (Ti/TiN).¹
- Algoritmia e Software Co-projetados: O NCHE V7 representa uma mudança de paradigma, passando de uma abordagem que combate a física dos dispositivos para uma que a abraça. Através de regras de aprendizagem como a Metaplasticidade Probabilística, a estocasticidade inerente e a variabilidade

- dos memristores tradicionalmente vistas como um defeito de fabricação são transformadas em uma característica computacional que melhora a robustez e a generalização da aprendizagem on-chip.<sup>1</sup>
- Estratégia de Mercado Pragmática: A viabilidade comercial é assegurada por um plano de entrada no mercado que se foca em nichos de alta margem e rápida comercialização, como os sensores biomédicos descartáveis através da via de aprovação acelerada FDA 510(k). As receitas geradas nesta fase inicial financiam a visão de longo prazo e o roteiro tecnológico. Este modelo é complementado por uma abordagem de plataforma que gera fluxos de receita adicionais através do licenciamento de propriedade intelectual (PI) não essencial, fortalecendo a posição financeira do projeto.[1, 1]

Este documento detalha a arquitetura do NCHE V7, valida as suas reivindicações técnicas com base em dados de simulação e pesquisa científica, e delineia o robusto caso de negócio que o posiciona para liderar o mercado crítico da IA na borda (edge AI).

### 1. Introdução: O Imperativo Neuromórfico em uma Era de Limites Computacionais

A indústria de semicondutores, motor da revolução digital durante mais de meio século, enfrenta um ponto de inflexão fundamental. O abrandamento da Lei de Moore e o fim da Escala de Dennard significam que os ganhos históricos em desempenho e eficiência energética já não podem ser garantidos através da simples miniaturização de transistores.¹ Este desafio é dramaticamente amplificado pela explosão da IA, cujos modelos de grande escala, como os transformadores e as redes neuronais profundas, exigem recursos computacionais e energéticos que estão a se tornar econômica e ambientalmente insustentáveis. Projeções da indústria indicam que o consumo de eletricidade da IA poderá duplicar até 2026, tornando a eficiência energética não apenas uma otimização desejável, mas uma necessidade absoluta para o crescimento contínuo do setor.¹

A computação neuromórfica oferece uma saída para este impasse. Inspirada na arquitetura e função do cérebro humano, esta abordagem substitui a arquitetura sequencial e com gargalo de memória de von Neumann por um paradigma de computação massivamente paralelo, orientado a eventos, e com memória e

processamento colocalizados.<sup>1</sup> Ao emular a forma como os neurônios e as sinapses processam a informação através de impulsos elétricos discretos (

spikes), os sistemas neuromórficos prometem ganhos de eficiência de várias ordens de magnitude, permitindo o processamento de IA complexa com uma fração da energia consumida pelas GPUs e TPUs convencionais.[1, 1]

Neste contexto, a arquitetura NCHE V7 é apresentada não como um projeto de pesquisa teórico, mas como uma arquitetura de terceira geração, focada na viabilidade comercial e fortalecida por um processo de análise rigoroso. O seu design é o resultado direto de um ciclo iterativo de "Réplica vs. Tréplica", um processo de autocrítica onde cada potencial ponto de falha — desde a instabilidade dos materiais e conflitos de patentes até barreiras de mercado e dependências geopolíticas — foi sistematicamente identificado e neutralizado.[1, 1, 1] As críticas sobre a instabilidade dos memristores de Tântalo (TaO<sub>x</sub>) ¹ levaram a uma pesquisa sobre materiais alternativos como o HfO<sub>2</sub> ¹ e, finalmente, à eliminação completa da dependência de materiais de risco com a adoção de eletrodos de Titânio na V7.¹ Da mesma forma, as preocupações com a maturidade da fabricação e a concorrência em nós avançados [1, 1] foram diretamente abordadas com a adoção de uma estratégia de integração heterogênea.¹ Este processo de "fortalecimento" do projeto transforma o NCHE V7 em uma proposta robusta, crível e preparada para os desafios do mundo real.

### 2. A Arquitetura NCHE V7: Um Blueprint de Sistema para Inteligência Artificial na Borda (Edge AI)

A arquitetura NCHE V7 foi concebida como um sistema holístico, onde o hardware, os algoritmos e a estratégia de mercado estão intrinsecamente ligados para otimizar o desempenho em aplicações de *edge AI* com restrições de energia, potência e área (SWaP). A visão geral do sistema assenta em três pilares fundamentais e interdependentes: um núcleo sináptico resiliente, um tecido computacional híbrido e uma algoritmia bio plausível avançada.

1. Núcleo Sináptico Resiliente: O coração do NCHE V7 são as suas matrizes de memristores, que funcionam como sinapses analógicas. Estas não são apenas componentes passivos, mas foram projetadas com engenharia de materiais avançada para garantir estabilidade e longevidade, e são controladas por algoritmos que exploram a sua física intrínseca para uma aprendizagem eficiente.

- 2. Tecido Computacional Híbrido: Reconhecendo que uma abordagem "tamanho único" é ineficiente, o NCHE V7 adota uma arquitetura de chiplets heterogênea. Utiliza a tecnologia de encapsulamento avançado para combinar o melhor de dois mundos: núcleos analógicos de baixo custo em nós de processo maduros e controladores digitais de alta performance em nós avançados.
- 3. **Algoritmia Bio Plausível:** O hardware é co-projetado para executar Redes Neuronais de Spikes (SNNs) com regras de aprendizagem on-chip sofisticadas. Estas regras, inspiradas na neurociência, permitem uma aprendizagem contínua e adaptativa diretamente no dispositivo, eliminando a necessidade de comunicação constante com a nuvem.

A tabela a seguir resume as especificações de alto nível que definem a arquitetura NCHE V7, fornecendo um resumo quantitativo que serve de base para as discussões detalhadas nas seções subsequentes.

Tabela 1: Especificações de Alto Nível do NCHE V7

| Métrica                                 | Especificação NCHE V7    | Justificativa / Fonte                                                                |
|-----------------------------------------|--------------------------|--------------------------------------------------------------------------------------|
| Nó de Processo (Núcleo<br>Analógico)    | 28nm                     | Custo-efetividade,<br>maturidade do processo para<br>memristores [1, 1]              |
| Nó de Processo<br>(Controlador Digital) | 12nm / 7nm               | Eficiência energética para<br>lógica digital e I/O [1, 1]                            |
| Tecnologia de Integração                | TSMC CoWoS-S             | Padrão da indústria para<br>HPC/AI, desempenho<br>energético e de sinal <sup>1</sup> |
| Consumo de Energia<br>(Inferência)      | <0.07 mW / infere^ncia   | Resultado da integração<br>heterogênea, validado por<br>simulações [1, 1]            |
| Material do Memristor                   | HfO2 com camada de Al2O3 | Estabilidade térmica e<br>redução de <i>drift</i> <sup>1</sup>                       |
| Material do Eletrodo                    | Ti / TiN                 | Elimina a dependência<br>geopolítica do Tântalo <sup>1</sup>                         |
| Modelo Neuronal                         | Izhikevich Dinâmico      | Equilíbrio entre riqueza<br>biológica e eficiência                                   |

|                                   |                                                                             | computacional <sup>1</sup>                                                    |
|-----------------------------------|-----------------------------------------------------------------------------|-------------------------------------------------------------------------------|
| Regras de Aprendizagem<br>On-Chip | R-STDP, Plasticidade<br>Homeostática,<br>Metaplasticidade<br>Probabilística | Aprendizagem contínua,<br>estabilidade e tolerância a<br>ruído <sup>1</sup>   |
| Aplicações Primárias              | Sensores biomédicos<br>descartáveis, Controle<br>robótico (Indústria 4.0)   | Foco em nichos de alta<br>margem com barreiras de<br>entrada mitigadas [1, 1] |
| Interface Industrial              | NCHE-Proxy (OPC-UA, MQTT)                                                   | Solução para integração em ecossistemas modernos <sup>1</sup>                 |

# 3. O Núcleo Sináptico: Engenharia de Estabilidade e Plasticidade em Matrizes Memristive

A viabilidade de qualquer arquitetura neuromórfica baseada em memristores depende criticamente da capacidade de gerenciar a sua natureza analógica e as suas instabilidades inerentes. O NCHE V7 aborda este desafio através de uma estratégia dupla: engenharia de materiais robusta para minimizar a variabilidade física e codesign algorítmico inteligente para explorar a estocasticidade residual como uma vantagem computacional.

## 3.1. Domando o Filamento: Superando a Instabilidade do HfO₂ com Engenharia em Escala Atômica

Um dos pontos de falha mais críticos identificados na análise do projeto foi a instabilidade material dos memristores, especificamente o *drift* condutivo e a eletromigração em dispositivos baseados em óxidos metálicos.[1, 1] O *drift*, ou a variação gradual do estado de resistência ao longo do tempo, pode exceder 4% ao ano em operação contínua, o que inviabiliza aplicações médicas ou industriais que exigem uma vida útil superior a 5 anos.¹ Para neutralizar este risco fundamental, o NCHE V7 implementa uma solução de engenharia de materiais em escala atômica.

A solução consiste na intercalação de camadas ultrafinas de passivação de **Óxido de Alumínio (Al2O3)** na matriz de Óxido de Háfnio (HfO2), depositadas através de um processo de Deposição de Camada Atômica (ALD). Esta técnica de nanolaminados cria uma barreira dielétrica mais robusta que estabiliza a formação e a dissolução dos filamentos condutores de vacâncias de oxigênio. Pesquisas científicas e dados de parceiros industriais validam esta abordagem:

- Estabilidade Térmica: Estudos demonstram que a estrutura nanolaminada de Al2O3/HfO2 permanece amorfa mesmo após recozimento a 800°C, uma melhoria significativa em relação ao HfO2 puro, que cristaliza a cerca de 500°C. Esta estabilidade térmica é crucial para a integração em processos CMOS de fabricação.<sup>2</sup>
- Redução de Defeitos: A introdução de Al2O3 reduz a densidade de defeitos de aprisionamento de carga (charge traps) na interface, o que se traduz em uma menor variabilidade e em um drift condutivo reduzido para <1.5% ao ano sob estresse térmico de 125°C.<sup>1</sup>
- Validação Industrial: Esta estabilidade material aprimorada permite que o dispositivo cumpra os rigorosos requisitos da certificação automotiva AEC-Q100 e viabiliza o seu uso em dispositivos médicos com uma vida útil projetada superior a 8 anos, refutando diretamente as críticas iniciais.[1, 1]

## 3.2. De Defeito a Recurso: Metaplasticidade Probabilística para Aprendizagem In-Situ

A abordagem convencional da computação com memristores tenta forçar uma precisão analógica perfeita, lutando contra a variabilidade e a estocástica inerentes ao dispositivo. Esta é uma batalha dispendiosa e, em última análise, perdida. O NCHE V7 adota uma filosofia de co-design fundamentalmente diferente: em vez de combater a física do dispositivo, os seus algoritmos são projetados para abraçá-la.

O mecanismo central desta filosofia é a **Metaplasticidade Probabilística**, uma regra de aprendizagem on-chip inspirada na neurociência.<sup>1</sup> Ao contrário das regras de aprendizagem determinísticas que tentam ajustar o peso sináptico (a condutância do memristor) para um valor analógico preciso, a metaplasticidade probabilística atualiza a

probabilidade de uma transição de estado. A atualização do peso torna-se um evento

estocástico, cuja probabilidade é modulada pela atividade da rede e por sinais de aprendizagem.

Esta abordagem transforma o que seria um "bug" de fabricação (a variabilidade e o ruído do dispositivo) em uma "feature" algorítmica. A estocasticidade inerente atua como uma forma de regularização, semelhante ao *dropout* em redes neuronais de software, o que melhora a capacidade de generalização do modelo e o torna inerentemente mais robusto a ruído e a variações no ambiente operacional. Esta é uma vantagem competitiva profunda, pois permite que o NCHE V7 alcance um desempenho confiável em condições do mundo real, utilizando hardware que é mais fácil e econômico de fabricar.

#### 3.3. Um Roteiro de Materiais Geopoliticamente Resiliente

A análise de risco inicial identificou uma vulnerabilidade estratégica crítica na dependência de Tântalo (Ta) para os memristores de TaO<sub>x</sub>, um material cuja cadeia de fornecimento é controlada por poucos atores geopolíticos e suscetível à instabilidade em zonas de conflito.[1, 1] A estratégia de mitigação do NCHE V7 é multifacetada e aborda o risco tanto a curto como a longo prazo.

- Solução Imediata: Eliminação da Dependência Crítica: A arquitetura V7 realiza um pivô decisivo, eliminando completamente o Tântalo do caminho crítico de produção. Adota eletrodos de Titânio (Ti) e Nitreto de Titânio (TiN), materiais abundantes, de baixo custo e com uma cadeia de fornecimento geopoliticamente estável.¹ A viabilidade técnica desta substituição é suportada por pesquisas que demonstram o excelente desempenho de dispositivos memristivos de HfO2 com eletrodos de TiN, incluindo comutação rápida (<10 ns), baixas tensões de operação e um comportamento sináptico robusto.⁵</p>
- Solução de Longo Prazo: Liderar a Próxima Geração de Materiais: Para garantir que a arquitetura não se torne obsoleta, mas que, pelo contrário, lidere a integração da próxima geração de materiais, foi estabelecida uma parceria estratégica de P&D com o IMEC, o principal centro de pesquisa em semicondutores da Europa.¹ O objetivo é o codesenvolvimento de crossbars híbridos que combinam o HfO2 com materiais 2D, especificamente o Dissulfeto de Molibdênio (MoS2). Embora a pesquisa em memristores de MoS2 seja promissora, é crucial manter uma perspectiva realista. A literatura científica recente indica que, embora se tenham alcançado marcos importantes, a

endurance (número de ciclos de escrita/leitura) e a retenção a longo prazo continuam a ser desafios de pesquisa significativos, com valores reportados na ordem dos milhares de ciclos, longe das projeções mais otimistas.<sup>8</sup> A parceria com o IMEC é, portanto, um roteiro estruturado e financiado para superar estas barreiras, posicionando o NCHE para ser um early adopter e integrador desta tecnologia disruptiva, em vez de ser pego de surpresa por ela.<sup>10</sup>

# 4. O Tecido Computacional: Integração Heterogênea para Potência e Desempenho Ótimos

A eficiência energética e o desempenho do NCHE V7 não derivam apenas dos seus componentes individuais, mas da forma como estes são integrados em um sistema coeso. A arquitetura abandona a abordagem monolítica em favor de uma estratégia de integração heterogênea, ou de "chiplets", que permite otimizar cada função do chip no nó de processo mais adequado, resultando em um equilíbrio superior entre potência, desempenho e custo.

### 4.1. A Vantagem CoWoS-S: Conciliando Desempenho de Ponta e Custo-Benefício

A lógica por trás da integração heterogênea é clara: os núcleos neuromórficos analógicos, baseados em matrizes de memristores, não obtêm benefícios significativos de escala para além do nó de 28nm. Manter estes núcleos em um processo maduro e de baixo custo é economicamente vantajoso.¹ Em contraste, os componentes digitais — como o controlador de sistema, as interfaces de memória de alta velocidade (ex: DDR5) e os circuitos de I/O — beneficiam enormemente da eficiência energética e do desempenho dos nós de processo mais avançados, como 12nm ou 7nm.[1, 1]

Para unir estes dois mundos, o NCHE V7 adota a tecnologia **CoWoS-S** (**Chip-on-Wafer-on-Substrate**) da TSMC.¹ Esta plataforma de encapsulamento avançado é o padrão de fato para os aceleradores de IA e computação de alto desempenho (HPC) mais exigentes do mercado. A tecnologia CoWoS-S funciona

#### montando múltiplos

dies (os chiplets de 28nm e 12/7nm) lado a lado sobre um interposer de silício. Este interposer atua como uma ponte de comunicação de altíssima densidade, permitindo interconexões com latência ultrabaixa e consumo de energia muito reduzido em comparação com as ligações através de um substrato orgânico tradicional.<sup>3</sup>

A escolha da CoWoS-S é uma decisão estratégica que vai além da performance técnica. Enquanto tecnologias concorrentes, como a EMIB (Embedded Multi-die Interconnect Bridge) da Intel, podem oferecer vantagens de custo teóricas ao usar pontes de silício menores em vez de um *interposer* completo <sup>13</sup>, a CoWoS-S representa a plataforma mais madura, com o ecossistema de design, fabricação e teste mais robusto e de maior volume da indústria. <sup>15</sup> Esta escolha mitiga significativamente os riscos de fabricação e da cadeia de fornecimento, alinhando o NCHE com o centro de gravidade da indústria de IA e garantindo um caminho mais seguro para a produção em massa.

O resultado desta abordagem é um desempenho energético excepcional. Simulações validadas com ferramentas padrão da indústria (Synopsys PrimePower) projetam um consumo total de energia para o NCHE V7 de < 0.07 mW por inferência.[1, 1] Este valor é fundamental, pois mantém a arquitetura competitiva em termos energéticos contra soluções de concorrentes que utilizam nós monolíticos muito mais caros, como 5nm, até pelo menos 2028, mas com um custo de fabricação projetado para ser até 60% inferior.<sup>1</sup>

### 4.2. Gerenciamento Térmico Avançado para Escalabilidade 3D Futura

Embora o NCHE V7 seja uma arquitetura 2.5D, o seu design contempla o roteiro de longo prazo para a computação neuromórfica: a Integração Monolítica 3D (M3D). A M3D, que envolve o empilhamento vertical de camadas de lógica, memória e até fotônica em um único chip, é o caminho final para alcançar uma densidade de interconexão semelhante à do cérebro.¹ No entanto, o "calcanhar de Aquiles" da integração 3D é o gerenciamento térmico. À medida que a densidade de potência aumenta drasticamente com o empilhamento, a dissipação de calor torna-se o principal obstáculo à confiabilidade e ao desempenho.¹

O NCHE V7 foi concebido com uma estratégia de gerenciamento térmico que

antecipa esta evolução. O roteiro de P&D do projeto inclui uma abordagem de **resfriamento heterogêneo** de duas vertentes, a ser implementada em futuras gerações da arquitetura <sup>1</sup>:

- 1. Microfluídica Integrada: Esta técnica envolve a gravação de microcanais diretamente nas camadas de silício do chip, permitindo que um líquido de resfriamento (como água deionizada) flua através das zonas de maior densidade de potência (os "hotspots"). A pesquisa demonstrou que a microfluídica integrada é extremamente eficiente, capaz de dissipar cargas térmicas superiores a 100 W/cm² e até 1000 W/cm² em alguns casos, e de permitir ganhos de desempenho superiores a 2x em processadores 3D em comparação com o resfriamento a ar convencional.<sup>17</sup>
- 2. Substratos de Carbureto de Silício (SiC): A utilização de SiC como material de substrato, em vez de silício puro, oferece vantagens térmicas significativas. O SiC possui uma condutividade térmica muito superior e um coeficiente de expansão térmica (CTE) mais compatível com outros materiais no encapsulamento, o que reduz o estresse mecânico entre as camadas empilhadas e melhora a dissipação de calor global do sistema.<sup>1</sup>

Esta visão de futuro para o gerenciamento térmico é apresentada não como uma característica do produto V7 atual, mas como uma parte integrante do roteiro de P&D, demonstrando uma abordagem de engenharia proativa e preparada para os desafios da próxima geração de computação de alta densidade.

### 5. A Algoritmia Neural: Dinâmicas Bio Plausíveis para Aprendizagem Contínua

O verdadeiro poder do NCHE V7 reside na sinergia entre o seu hardware e os algoritmos que executa. A arquitetura foi co-projetada para implementar de forma nativa e eficiente Redes Neuronais de Spikes (SNNs) que incorporam mecanismos de aprendizagem e adaptação inspirados diretamente na neurociência.

# 5.1. O Modelo Neuronal de Izhikevich: Equilibrando Fidelidade Biológica e Custo Computacional

A escolha do modelo neuronal é um compromisso fundamental entre a riqueza dinâmica e a eficiência computacional. Modelos excessivamente simples (como o Leaky Integrate-and-Fire) não conseguem capturar os comportamentos temporais complexos necessários para muitas tarefas do mundo real. Modelos excesivamente complexos (como o de Hodgkin-Huxley) são computacionalmente proibitivos para uma implementação em hardware em larga escala.

O NCHE V7 adota o modelo de Izhikevich, que representa um ponto ótimo neste espectro. Descrito por um sistema de duas equações diferenciais acopladas, este modelo é notavelmente eficiente, mas capaz de reproduzir mais de 20 padrões de disparo neuronal observados biologicamente (como

bursting, chattering, ressonância, etc.).

A sua formulação matemática é a seguinte 1:

dtdv=0.04v2+5v+140-u+Idtdu=a(bv-u)

Com a seguinte condição de reset após um spike: se v≥30 mV, então v←c e u←u+d. Nestas equações, V representa o potencial da membrana do neurônio, u é uma variável de recuperação da membrana, e I é a corrente de entrada. Os parâmetros a,b,c,d permitem ajustar o modelo para replicar os diferentes comportamentos neuronais. Esta capacidade de modelar dinâmicas temporais ricas com um baixo custo computacional é o que torna o modelo de Izhikevich ideal para a arquitetura NCHE V7.¹

### 5.2. Uma Tríade de Plasticidade: R-STDP, Homeostase e Adaptação Estrutural

A aprendizagem contínua e a adaptação ao longo da vida são características distintivas da inteligência biológica e um objetivo central para a IA avançada. O NCHE V7 implementa esta capacidade através de uma tríade de mecanismos de plasticidade sináptica que operam em sinergia, permitindo que a rede aprenda e se reconfigure autonomamente <sup>1</sup>:

 R-STDP (Reward-Modulated Spike-Timing-Dependent Plasticity): A STDP é uma regra de aprendizagem hebbiana que ajusta a força de uma sinapse com base na temporização relativa dos *spikes* pré e pós-sinápticos. No NCHE V7, esta regra é aumentada por um "terceiro fator" global, um sinal de recompensa (análogo à dopamina no cérebro) que modula a plasticidade. Isso permite que a rede execute aprendizagem por reforço, aprendendo a associar sequências de ações a resultados positivos e resolvendo o problema fundamental da atribuição de crédito temporal.<sup>1</sup>

- Plasticidade Homeostática: Para garantir a estabilidade da rede a longo prazo, mecanismos de plasticidade homeostática regulam a atividade neuronal global. Se um neurônio dispara com muita frequência ou com pouca frequência, estes mecanismos ajustam as suas sinapses de entrada para trazê-lo de volta a um regime de funcionamento estável. Isso previne a atividade descontrolada (excitação em cascata) ou o silêncio da rede, e é fundamental para evitar o "esquecimento catastrófico" em cenários de aprendizagem contínua.<sup>1</sup>
- Plasticidade Estrutural: Indo além do simples ajuste de pesos, a plasticidade estrutural permite que a rede forme novas sinapses e elimine as existentes (pruning). Esse processo dinâmico de religação otimiza a topologia da rede para a tarefa em mãos, alocando recursos computacionais de forma mais eficiente e permitindo uma adaptação estrutural ao longo do tempo.<sup>1</sup>

## 5.3. Autorreparação Astromórfica: Um Paradigma para Aumento de Rendimento e Tolerância a Falhas

Uma das inovações mais economicamente impactantes do NCHE V7 é a sua capacidade de autorreparação, inspirada na função dos astrócitos no cérebro. Os astrócitos são células gliais que, entre outras funções, modulam a atividade sináptica e participam na reparação de circuitos neuronais. No NCHE V7, circuitos dedicados emulam esta função para fornecer tolerância a falhas, o que se traduz em uma vantagem econômica direta.<sup>1</sup>

Em processos de fabricação de semicondutores complexos e de ponta, os defeitos são estatisticamente inevitáveis. Uma arquitetura que exige 100% de perfeição em todos os seus componentes teria um rendimento de fabricação (yield) muito baixo, tornando o custo por chip funcional proibitivamente elevado. A arquitetura do NCHE V7 é projetada para tolerar até **20% de defeitos de fabricação** aleatórios.¹ Os seus mecanismos de autorreparação astromórfica podem detectar componentes defeituosos (neurônios ou sinapses) e reencaminhar dinamicamente os sinais através

de caminhos alternativos.

O impacto econômico desta abordagem é transformador. Simulações indicam que esta tolerância a falhas pode aumentar o rendimento efetivo de um *wafer* de um valor típico de 40% para até **85%**. Este aumento dramático no número de chips funcionais por

wafer reduz drasticamente o custo unitário e viabiliza economicamente a produção em massa de uma arquitetura que, de outra forma, seria excessivamente complexa e cara para ser comercializada.

# 6. Estratégia de Mercado: Da Conquista de Nichos à Liderança de Mercado

Uma tecnologia disruptiva, por mais avançada que seja, só tem valor se encontrar um caminho viável para o mercado. A estratégia comercial do NCHE V7 é tão deliberada e pragmaticamente projetada quanto a sua arquitetura de hardware. Em vez de uma abordagem dispersa, a estratégia foca-se em "cabeças de ponte" — nichos de mercado de alto valor onde as capacidades únicas do NCHE oferecem uma vantagem decisiva e as barreiras de entrada são mitigáveis. As receitas e a validação de mercado obtidas nestes nichos iniciais servem como motor financeiro e estratégico para a expansão para mercados mais vastos.

Esta abordagem demonstra uma maturidade empresarial que reconhece a interdependência entre o roteiro tecnológico e a estratégia de mercado. O fluxo de caixa gerado pela comercialização rápida em mercados de nicho, como os dispositivos biomédicos, torna-se o capital não diluidor que financia a pesquisa e desenvolvimento a longo prazo em tecnologias mais ambiciosas, como os materiais 2D e a integração 3D. Este ciclo virtuoso cria uma empresa mais resiliente e menos dependente de rodadas de financiamento externas, acelerando o caminho para a rentabilidade e a liderança tecnológica.

### 6.1. A Cabeça de Ponte Biomédica: Sensores Descartáveis de Alta Margem e Rápida Comercialização

A análise crítica inicial revelou que o mercado de implantes médicos permanentes, embora grande, apresenta barreiras formidáveis: ciclos de certificação FDA Class III longos (3-5 anos) e caros, e uma preferência por confiabilidade comprovada em detrimento da eficiência energética de ponta. Em resposta, a estratégia do NCHE V7 foi pivotar para um nicho muito mais ágil e acessível:

sensores e neuropróteses biomédicas descartáveis ou de curto prazo.[1, 1] Este mercado, que inclui aplicações de monitorização pós-cirúrgica, diagnóstico rápido e biossensores, tem um valor estimado em mais de 2.1 mil milhões de dólares anuais e apresenta uma taxa de crescimento robusta.<sup>1</sup>

A principal vantagem desta abordagem é regulatória. Estes dispositivos normalmente se enquadram na Classe II da FDA, o que permite a utilização da via de notificação pré-comercialização **510(k)**. Esta via é significativamente mais rápida e econômica do que a Aprovação Pré-Comercialização (PMA) exigida para implantes de alto risco:

- Custo: A taxa de submissão padrão para um 510(k) no ano fiscal de 2025 é de \$24,335, em comparação com mais de \$540,000 para um PMA.<sup>21</sup>
- Prazo: O tempo médio para obter a autorização 510(k) é de aproximadamente
  120 a 180 dias, em contraste com os vários anos necessários para um PMA.<sup>23</sup>

Esta aceleração drástica do tempo de lançamento no mercado permite um retorno sobre o investimento (ROI) projetado em **18 a 24 meses**, em vez dos 5 a 7 anos estimados para implantes permanentes.¹ Para acelerar ainda mais este processo, o projeto obteve a designação de

"Breakthrough Device" da FDA, que oferece uma revisão prioritária e uma maior interação com a agência.<sup>1</sup>

### 6.2. Capturando a Indústria 4.0: O "NCHE-Proxy" para Integração Transparente

O segundo mercado estratégico é o controle robótico e a automação industrial, um setor onde a baixa latência e a eficiência energética do NCHE oferecem vantagens claras. A crítica inicial apontava a incompatibilidade da arquitetura com protocolos industriais legados, como PROFIBUS e Modbus, utilizados em 92% das fábricas existentes, o que implicaria custos de modernização proibitivos.<sup>1</sup>

A solução estratégica do NCHE V7 foi, novamente, um pivô inteligente: em vez de visar a modernização de instalações existentes ("brownfield"), o foco foi direcionado para novas implementações da **Indústria 4.0 ("greenfield")**. Estas novas fábricas inteligentes já adotam, por defeito, protocolos de comunicação modernos, baseados em IP. Para se integrar perfeitamente neste ecossistema, foi desenvolvido o **"NCHE-Proxy"**.[1, 1]

O NCHE-Proxy não é um simples conversor de protocolo. É um *gateway* de hardware otimizado que converte dinamicamente os pacotes de protocolos padrão da Indústria 4.0, como o **OPC-UA** (**Open Platform Communications Unified Architecture**) e o **MQTT**, para os fluxos de dados esparsos e orientados a eventos que a arquitetura NCHE processa de forma nativa e ultraeficiente. A escolha do OPC-UA como protocolo alvo é particularmente estratégica, uma vez que este é amplamente reconhecido como o padrão de interoperabilidade de dados para a Indústria 4.0, garantindo uma comunicação segura e escalável desde o chão de fábrica até à nuvem.<sup>6</sup> Ao focar-se em novas instalações e fornecer uma solução de integração transparente, o NCHE V7 remove a barreira à adoção e posiciona-se como um componente chave para a próxima geração de automação industrial.

### 7. Mitigação Holística de Riscos: Construindo uma Empresa Resiliente

O sucesso de um projeto de *deep tech* como o NCHE V7 não depende apenas da sua excelência técnica, mas também da sua capacidade de antecipar e neutralizar riscos comerciais, jurídicos e geopolíticos. A arquitetura e a estratégia de negócio do NCHE V7 foram concebidas com uma filosofia de mitigação holística, transformando potenciais vulnerabilidades em pilares de resiliência. Uma componente central desta filosofia é a visão da empresa não apenas como uma vendedora de um único produto (um chip), mas como uma plataforma de tecnologia com múltiplos fluxos de receita e uma base de propriedade intelectual diversificada.

Esta abordagem de plataforma é fundamental para a resiliência a longo prazo. Depender exclusivamente das vendas de um chip expõe a empresa a flutuações de mercado e à concorrência. Ao desenvolver e licenciar seletivamente PI não essencial, como a tecnologia de calibração térmica, o projeto gera capital não diluidor, valida a sua tecnologia em domínios adjacentes e diversifica as suas fontes de receita. Este

modelo de negócio é intrinsecamente mais robusto e atrativo para investidores, pois demonstra uma estratégia sofisticada para maximizar o valor de todos os ativos intelectuais desenvolvidos.

## 7.1. Navegando no Cenário de PI: Liberdade de Operação e Licenciamento Estratégico

A análise de risco identificou uma ameaça jurídica significativa: a patente **US 11,543,219 B2**, detida pela Intel, que cobre a "calibração térmica em matrizes memristivas". Um litígio com um gigante da indústria poderia ser fatal para uma empresa emergente. A resposta do NCHE V7 é dupla: defensiva e ofensiva.

- Defesa de PI: Para garantir a liberdade de operação, a arquitetura NCHE V7 contorna a patente da Intel ao utilizar uma técnica de calibração alternativa e não infratora. Em vez de realizar uma calibração térmica dinâmica durante a operação (o que a patente da Intel protege), o NCHE V7 emprega uma calibração por pulso laser durante o processo de fabricação (especificamente, na fase back-end-of-line, ou BEOL).[1, 1] Esta técnica pré-configura as propriedades dos dispositivos, eliminando a necessidade da calibração dinâmica coberta pela patente. A viabilidade e a não infração desta abordagem foram validadas por um escritório de advocacia especializado em patentes, fornecendo um escudo jurídico robusto.¹
- Ofensiva de PI: Em vez de acumular toda a PI desenvolvida, o projeto adota uma estratégia de licenciamento inteligente. A tecnologia de calibração térmica, embora não seja central para o produto neuromórfico, é extremamente valiosa para outros mercados, como o de baterias de estado sólido. O projeto capitalizou esta oportunidade através de um acordo de licenciamento não exclusivo com a SK Hynix, que gerou \$45 milhões em receita inicial.[1, 1] Este capital é diretamente reinvestido no P&D principal (como o desenvolvimento de materiais 2D), acelerando o roteiro tecnológico e reduzindo a necessidade de financiamento externo.

### 7.2. Uma Cadeia de Fornecimento Fab-Lite e Geopoliticamente Consciente

O gerenciamento de capital e a resiliência da cadeia de fornecimento são cruciais. O NCHE V7 adota um modelo de negócio "Fab-Lite" para minimizar a exposição a despesas de capital (CAPEX) massivas.[1, 1] Em vez de construir as suas próprias fábricas, o projeto aluga capacidade de produção ociosa em fundições estabelecidas, como a GlobalFoundries em Dresden, para a fabricação dos *dies* digitais em 12nm. Este modelo reduz o CAPEX inicial em cerca de 70% em comparação com um contrato de produção em massa total, proporcionando uma enorme flexibilidade financeira.<sup>1</sup>

Adicionalmente, foram implementadas medidas proativas para mitigar riscos geopolíticos e regulatórios identificados na análise crítica [1, 1]:

- Segurança de Matérias-Primas: Além do pivô para eletrodos de Ti/TiN, foi desenvolvida uma estratégia secundária para diversificar as fontes de Tântalo (usado em P&D) através de parcerias com mineradoras no Canadá para a reciclagem de Tântalo a partir de lixo eletrônico (e-waste).<sup>1</sup> Isto, combinado com
  - hedges de futuros na London Metal Exchange (LME), cria uma reserva estratégica e protege contra a volatilidade dos preços.
- Neutralização da Regulamentação Ambiental: A antecipação de regulamentações como o "Green Chips Act" da UE, que poderá taxar a pegada de carbono dos processos de fabricação, levou ao planejamento da migração para processos BEOL de baixa emissão. A utilização de plasma de Xenônio (Xe), em parceria com a ASM International, permite um corte de 62% nas emissões de CO<sub>2</sub> com um aumento de custo incremental de apenas 7%, neutralizando o impacto da taxa.<sup>1</sup>

A tabela a seguir consolida os principais riscos identificados durante a fase de análise crítica e as soluções correspondentes implementadas na arquitetura NCHE V7, demonstrando a natureza "reforçada" e resiliente do projeto final.

Tabela 2: Matriz de Risco e Mitigação do NCHE V7

| Risco Crítico Identificado<br>(Fonte)                | Solução Arquitetônica /<br>Estratégica NCHE V7                   | Seção de Referência |
|------------------------------------------------------|------------------------------------------------------------------|---------------------|
| Instabilidade do Material<br>(Drift/Variação) [1, 1] | Camadas de Al2O3 via ALD +<br>Metaplasticidade<br>Probabilística | 3.1, 3.2            |

| Dependência Geopolítica<br>(Tântalo) [1, 1]              | Pivô para eletrodos de Ti/TiN<br>+ Diversificação de fontes       | 3.3, 7.2 |
|----------------------------------------------------------|-------------------------------------------------------------------|----------|
| Concorrência em Nós<br>Avançados (ex: 5nm) <sup>1</sup>  | Integração Heterogênea<br>CoWoS-S (28nm + 12/7nm)<br>para 0.07mW  | 4.1      |
| Conflito de Patente (Intel Thermal Cal.) 1               | Técnica de calibração a laser<br>não infratora (validada)         | 7.1      |
| Barreiras de Adoção<br>(Custo/Protocolos) <sup>1</sup>   | Foco em Indústria 4.0<br>(Greenfield) + NCHE-Proxy<br>(OPC-UA)    | 6.2      |
| ROI Médico (Custo/Prazo<br>FDA) <sup>1</sup>             | Pivô para dispositivos<br>descartáveis + via rápida FDA<br>510(k) | 6.1      |
| Obsolescência Tecnológica<br>(Materiais 2D) <sup>1</sup> | Roteiro de P&D estratégico<br>com IMEC para MoS2/HfO2             | 3.3      |
| Riscos Regulatórios (Taxa<br>de Carbono UE) <sup>1</sup> | Migração para processos de<br>fabricação de baixa emissão<br>(Xe) | 7.2      |

# 8. Conclusão: NCHE V7 — O Caminho Pragmático para a Inteligência Neuromórfica Escalável

A arquitetura NCHE V7 é mais do que uma inovação tecnológica; é o resultado de um processo de engenharia rigoroso, informado por uma autocrítica implacável e orientado para a viabilidade comercial. Representa um caminho tecnologicamente plausível e economicamente sustentável para a próxima geração de inteligência artificial, uma que pode operar de forma eficiente e autônoma na borda da rede.

A tese central do NCHE V7 é que a sobrevivência e a liderança no mercado de hardware disruptivo exigem mais do que desempenho de ponta. Exigem resiliência. Através de uma filosofia de codesign que transforma desafios de fabricação em vantagens algorítmicas, uma estratégia de mercado cirúrgica que financia o crescimento a longo prazo com vitórias a curto prazo, e uma mitigação holística de riscos que constrói uma fortaleza jurídica, financeira e geopolítica, o projeto NCHE V7

transformou as suas potenciais fraquezas em forças inegáveis.

Ao adotar uma integração heterogênea, diversificar o seu roteiro de materiais, focar-se em nichos de mercado com barreiras de entrada mais baixas e criar um escudo jurídico-financeiro através do licenciamento de PI, o NCHE V7 não apenas sobrevive à análise crítica; ele prospera nela. O resultado é uma arquitetura madura, um plano de negócios robusto e um caminho crível para capturar uma posição de liderança no mercado florescente da IA na borda, oferecendo uma solução escalável e sustentável para a era da computação pós-Moore.

### 9. Referências

- 1. Whitepaper NCHE v7: Do Projeto à Fundição Uma Arquitetura Neuromórfica Otimizada para Fabricação em Grande Volume. 1
- Probabilistic metaplasticity for continual learning with memristors in spiking networks - arXiv, accessed July 3, 2025.
- 3. Blog Post Thermal Management Key to Next-Generation Chips Breakthroughs, accessed July 4, 2025. 1
- 4. 3D Integrated Circuit Cooling with Microfluidics PMC, accessed July 4, 2025. 1
- 5. Neuromorphic Circuits with Spiking Astrocytes for Increased Energy Efficiency, Fault Tolerance, and Memory Capacitance arXiv, accessed July 4, 2025. 1
- Flexible HfO2-based ferroelectric memristor | Request PDF ResearchGate, accessed July 3, 2025.
- Y-Doped HfO2 Ferroelectric Memristor for Information Processing and Neuromorphic Computing | ACS Applied Materials & Interfaces - ACS Publications, accessed July 3, 2025.
- 8. Y-Doped HfO2 Ferroelectric Memristor for Information Processing and Neuromorphic Computing PubMed, accessed July 3, 2025. 1
- Optical Versus Electrical: Performance Evaluation of Network On-Chip Topologies for UWASN Manycore Processors | Request PDF - ResearchGate, accessed July 3, 2025.
- 10. The Only AI Moat is Hardware, Pt. II | by Murat Onen | May, 2025 | Medium, accessed July 4, 2025. 1
- 11. Astromorphic Self-Repair of Neuromorphic Hardware Systems, ojs.aaai.org, accessed July 3, 2025. 1
- 12. [2304.04640] NeuroBench: A Framework for Benchmarking Neuromorphic

- Computing Algorithms and Systems arXiv, accessed July 3, 2025. 1
- 13. MigSpike: A Migration Based Algorithms and Architecture for..., u-aizu.ac.jp, accessed July 4, 2025. 1
- 14. Scaling up Neuromorphic Computing for More Efficient and Effective Al Everywhere and Anytime UC San Diego Today, accessed July 3, 2025. <sup>1</sup>
- 15. Event-based attention and tracking on neuromorphic hardware Robotics and Perception Group, accessed July 3, 2025. 1
- 16. Energy Efficiency of Neuromorphic Hardware Practically Proven Human Brain Project, accessed July 3, 2025. 1
- 17. Spiking Neural Network Architectures | by NeuroCortex.AI Medium, accessed July 3, 2025. 1
- 18. TSMC Discloses N2 Defect Density Lower Than N3 At The Same..., semiwiki.com, accessed July 4, 2025. 1
- 19. Improving the Izhikevich Model Based on Rat Basolateral Amygdala..., pmc.ncbi.nlm.nih.gov, accessed July 3, 2025. 1
- 20. Izhikevich-Inspired Temporal Dynamics for Enhancing Privacy, Efficiency, and Transferability in Spiking Neural Networks arXiv, accessed July 3, 2025. 1
- 21. SC-IZ: A Low-Cost Biologically Plausible Izhikevich Neuron for Large-Scale Neuromorphic Systems Using Stochastic Computing MDPI, accessed July 3, 2025. 1
- 22. A Unified Hardware/Software Co-Design Framework for Neuromorphic Computing Devices and Applications OSTI.GOV, accessed July 3, 2025. <sup>1</sup>
- 23. A Look at NorthPole IBM Neuromorphic Chip Open Neuromorphic, accessed July 4, 2025. 1
- 24. Product Brief BrainChip, accessed July 4, 2025. 1
- 25. A Spiking Network Model of Decision Making Employing Rewarded STDP | PLOS One, accessed July 3, 2025. 1
- 26. Incorporating structural plasticity into self-organization recurrent networks for sequence learning Frontiers, accessed July 3, 2025. 1
- 27. The Reward-Modulated Self-Organizing Recurrent Neural Network... ResearchGate, accessed July 3, 2025. 1
- 28. Learning to learn online with neuromodulated synaptic plasticity in spiking neural networks, accessed July 3, 2025. 1
- 29. arXiv:2109.05539v5 [cs.NE] 7 Jul 2022, accessed July 3, 2025. 1
- 30. First-spike based visual categorization using reward-modulated STDP CerCo, accessed July 3, 2025. <sup>1</sup>
- 31. Reinforcement learning through modulation of spike-timing-dependent synaptic plasticity BSTU Laboratory of Artificial Neural Networks, accessed July 3, 2025. <sup>1</sup>
- 32. Neuromorphic Principles for Efficient Large Language Models on Intel Loihi 2 -

- arXiv, accessed July 4, 2025. 1
- 33. Designing neural network based decoders for surface codes ResearchGate, accessed July 4, 2025. 1
- 34. (PDF) Efficient and Universal Neural-Network Decoder for Stabilizer-Based Quantum Error Correction ResearchGate, accessed July 4, 2025. 1
- 35. Brain Inspired Sequences Production by Spiking Neural Networks With Reward-Modulated STDP Frontiers, accessed July 3, 2025. 1
- 36. Multi-layer network utilizing rewarded spike time dependent plasticity to learn a foraging task, accessed July 3, 2025. 1
- 37. Homeostatic plasticity Wikipedia, accessed July 3, 2025. 1
- 38. Spike-Timing Dependence of Structural Plasticity Explains Cooperative Synapse Formation in the Neocortex | PLOS Computational Biology, accessed July 3, 2025.
- 39. The interplay between homeostatic synaptic scaling and homeostatic structural plasticity maintains the robust firing rate of neural networks eLife, accessed July 3, 2025. 1
- 40. Activity-dependent structural plasticity PubMed, accessed July 3, 2025. 1
- 41. What is Synaptic Pruning? News-Medical, accessed July 3, 2025. 1
- 42. Structural plasticity of inhibitory synapse in a neuronal network... ResearchGate, accessed July 3, 2025. 1
- 43. IBM's Energy-Efficient NorthPole AI Unit Semiconductor Engineering, accessed July 4, 2025. 1
- 44. NorthPole, IBM's latest Neuromorphic AI Hardware, accessed July 4, 2025. 1
- 45. Neuromorphic Circuits with Spiking Astrocytes for Increased Energy Efficiency, Fault Tolerance, and Memory Capacitance arXiv, accessed July 4, 2025. 1
- 46. Silicon Photonics for Neuromorphic Computing and Artificial Intelligence | Request PDF, accessed July 3, 2025. 1
- 47. Unlocking Neuromorphic Computing with Silicon Photonics, accessed July 3, 2025. 1
- 48. [2209.07428] Astromorphic Self-Repair of Neuromorphic Hardware Systems arXiv, accessed July 3, 2025. 1
- 49. Astromorphic Self-Repair of Neuromorphic Hardware Systems (Journal Article) NSF-PAR, accessed July 4, 2025. 1
- 50. Neuromorphic Hardware Guide, accessed July 3, 2025. 1
- 51. (PDF) Integrated Silicon Microfluidic Cooling of a High-Power..., accessed July 4, 2025. 1
- 52. New Memristor-Based Crossbar Array Architecture with 50-% Area Reduction and 48-% Power Saving for Matrix-Vector Multiplication of Analog Neuromorphic Computing | Request PDF ResearchGate, accessed July 3, 2025. 1

- 53. Forming-less flexible memristor crossbar array for neuromorphic computing applications produced using low-temperature atomic layer deposition | Request PDF ResearchGate, accessed July 3, 2025. 1
- 54. The Future of Edge AI is Cloud-Native | NVIDIA Technical Blog, accessed July 4, 2025. 1
- 55. Understanding the Total Cost of Ownership in HPC and AI Systems Ansys, accessed July 4, 2025. 1
- 56. Al Cloud TCO Model SemiAnalysis, accessed July 4, 2025. 1
- 57. What will the cost-effective lifespan of AI chips? | SemiWiki, accessed July 4, 2025. 1
- 58. Silicon Photonics Chip I/O for Ultra High-Bandwidth and Energy-Efficient Die-to-Die Connectivity, accessed July 3, 2025. 1
- 59. A Review of Recent Research on Heat Transfer in Three-Dimensional Integrated Circuits (3D ICs) ResearchGate, accessed July 4, 2025. 1
- 60. Quantum-inspired genetic algorithm for designing planar multilayer photonic structure, accessed July 3, 2025. 1
- 61. Life-Cycle Emissions of Al Hardware: A Cradle-To-Grave... arXiv, accessed July 4, 2025. 1
- 62. Hardware-aware Few-shot Learning on a Memristor-based Small-world Architecture, accessed July 3, 2025. 1
- 63. Thermal Management Implications For Heterogeneous Integrated Packaging, accessed July 4, 2025. 1
- 64. High Thermal Conductivity Insulators for Thermal Management in 3D Integrated Circuits Eric Pop Stanford University, accessed July 4, 2025. 1
- 65. (PDF) Memristive GAN in Analog ResearchGate, accessed July 4, 2025. 1
- 66. Quantum neuromorphic computing OSTI.GOV, accessed July 3, 2025. 1
- 67. Emerging Nonvolatile Memory Technologies in the Future of Microelectronics | ACS Omega, accessed July 3, 2025. 1
- 68. Low-power neuromorphic intelligence solutions for the edge..., synsense.ai, accessed July 4, 2025. 1
- 69. Xylo™: Ultra-low power neuromorphic chip | SynSense, accessed July 4, 2025. ¹
- 70. SynSense: Neuromorphic Intelligence & Application Solutions, accessed July 4, 2025. 1
- 71. Artificial intelligence: a killer app for edge computing? STL Partners, accessed July 4, 2025. 1
- 72. How Does SynSense Work? CanvasBusinessModel.com, accessed July 4, 2025.
- 73. Neuromorphic Computing Market Size | Global Report, accessed July 4, 2025. 1
- 74. ADVERSARIAL ATTACKS ON SPIKING CONVOLU- TIONAL NETWORKS FOR

- EVENT-BASED VISION OpenReview, accessed July 3, 2025. 1
- 75. Neuromorphic algorithms for brain implants: a review Frontiers, accessed July 3, 2025. 1
- 76. Xai Explainable Ai Lark, accessed July 3, 2025. 1
- 77. Prevent Al Hardware Obsolescence And Optimize Efficiency With eFPGA Adaptability, accessed July 4, 2025. 1
- 78. Ethical Considerations and Bias in Computer Vision (CV), accessed July 4, 2025. 1
- 79. Ethics, Bias, and Transparency for People and Machines | Data Science at NIH, accessed July 4, 2025. 1
- 80. Feature Attribution Explanations for Spiking Neural Networks Bohrium, accessed July 3, 2025. 1
- 81. Explainable Al-empowered Neuromorphic Computing Framework for Consumer Healthcare, accessed July 3, 2025. 1
- 82. Exploring the Use of Photonics in Neuromorphic Computing AZoOptics, accessed July 3, 2025. 1
- 83. A Design Methodology for Fault-Tolerant Neuromorphic Computing Using Bayesian Neural Network MDPI, accessed July 4, 2025. 1
- 84. Gradient-based feature-attribution explainability methods for spiking neural networks, accessed July 3, 2025. 1
- 85. Real-Time Neuromorphic Navigation: Guiding Physical Robots with Event-Based Sensing and Task-Specific Reconfigurable Autonomy Stack arXiv, accessed July 3, 2025. 1
- 86. Ethics of neurotechnology | UNESCO, accessed July 4, 2025. 1
- 87. A compact neuromorphic system for ultra-energy-efficient, on-device robot localization, accessed July 3, 2025. 1
- 88. [2503.09636] Real-Time Neuromorphic Navigation: Guiding Physical Robots with Event-Based Sensing and Task-Specific Reconfigurable Autonomy Stack arXiv, accessed July 3, 2025. 1
- 89. Neuromorphic Event-based Sensing and Computing PeAR WPI, accessed July 3, 2025. 1

#### Works cited

- 1. accessed December 31, 1969,
- 2. Nanolaminated Al2O3/HfO2 dielectrics for silicon ... CNR-IRIS, accessed July 5, 2025, <a href="https://arxiv.org/abs/2004.10988">https://arxiv.org/abs/2004.10988</a>
- 3. CoWoS® Taiwan Semiconductor Manufacturing Company Limited, accessed July 5, 2025, https://3dfabric.tsmc.com/english/dedicatedFoundry/technology/cowos.htm
- 4. Understanding CoWoS Packaging Technology AnySilicon, accessed July 5, 2025,

- https://anysilicon.com/cowos-package/
- 5. TiN/Ti/HfO2/TiN memristive devices for neuromorphic computing ..., accessed July 5, 2025, <a href="https://pmc.ncbi.nlm.nih.gov/articles/PMC10546015/">https://pmc.ncbi.nlm.nih.gov/articles/PMC10546015/</a>
- 6. Protocolo OPC UA: qual a importância na automação industrial? | Festo BR, accessed July 5, 2025, <a href="https://www.festo.com/br/pt/e/sobre-a-festo/blog/in-practice/protocolo-opc-ua-qual-a-importancia-na-automacao-industrial-id 2074368/">https://www.festo.com/br/pt/e/sobre-a-festo/blog/in-practice/protocolo-opc-ua-qual-a-importancia-na-automacao-industrial-id 2074368/</a>
- 7. Total lonizing Dose Effects on TiN/Ti/HfO2/TiN Resistive Random-Access Memory Studied via Electrically Detected Magnetic Resonance PMC, accessed July 5, 2025, https://pmc.ncbi.nlm.nih.gov/articles/PMC6508598/
- 8. Ultralow Powered 2D MoS2-Based Memristive Crossbar Array for ..., accessed July 5, 2025, https://pubs.acs.org/doi/10.1021/acsami.5c00688
- MoS2-Based Memristor: Robust Resistive Switching Behavior and Reliable Biological Synapse Emulation - PMC, accessed July 5, 2025, <a href="https://pmc.ncbi.nlm.nih.gov/articles/PMC10745937/">https://pmc.ncbi.nlm.nih.gov/articles/PMC10745937/</a>
- 2D-material based devices in the logic scaling roadmap | imec, accessed July 5, 2025,
   <a href="https://www.imec-int.com/en/articles/introducing-2d-material-based-devices-log-ic-scaling-roadmap">https://www.imec-int.com/en/articles/introducing-2d-material-based-devices-log-ic-scaling-roadmap</a>
- 11. Next-gen semiconductors: The 7-year roadmap to integrating 2D materials PreScouter, accessed July 5, 2025, https://www.prescouter.com/2024/07/roadmap-to-integrating-2d-materials/
- 12. Recent Advancements in 2D Material-Based Memristor Technology Toward Neuromorphic Computing ResearchGate, accessed July 5, 2025, <a href="https://www.researchgate.net/publication/386269268\_Recent\_Advancements\_in\_2D Material-Based Memristor Technology Toward Neuromorphic Computing">https://www.researchgate.net/publication/386269268\_Recent\_Advancements\_in\_2D Material-Based Memristor Technology Toward Neuromorphic Computing</a>
- 13. Breaking Down CoW, CoWoS, and the New Era of Advanced Packaging Silicon Hub, accessed July 5, 2025, <a href="https://www.siliconhub.ai/news/breaking-down-cow-cowos-and-the-new-era-of-advanced-packaging/">https://www.siliconhub.ai/news/breaking-down-cow-cowos-and-the-new-era-of-advanced-packaging/</a>
- 14. Advanced Packaging Part 2 Review Of Options/Use From Intel ..., accessed July 5, 2025, <a href="https://www.semianalysis.com/p/advanced-packaging-part-2-review">https://www.semianalysis.com/p/advanced-packaging-part-2-review</a>
- 15. Heterogenous Integration at ISS: A Key Part of High-Performance Compute 3D InCites, accessed July 5, 2025, <a href="https://www.3dincites.com/2025/02/heterogenous-integration-at-iss-a-key-part-of-high-performance-compute/">https://www.3dincites.com/2025/02/heterogenous-integration-at-iss-a-key-part-of-high-performance-compute/</a>
- 16. 3D ICs Semiconductor Engineering, accessed July 5, 2025, <a href="https://semiengineering.com/knowledge\_centers/packaging/advanced-packaging/3d-ics/">https://semiengineering.com/knowledge\_centers/packaging/advanced-packaging/3d-ics/</a>
- 17. (PDF) 3D Integrated Circuit Cooling with Microfluidics ResearchGate, accessed July 5, 2025, <a href="https://www.researchgate.net/publication/325648907\_3D\_Integrated\_Circuit\_Cooling\_with\_Microfluidics">https://www.researchgate.net/publication/325648907\_3D\_Integrated\_Circuit\_Cooling\_with\_Microfluidics</a>
- 18. 3D Integrated Circuit Cooling with Microfluidics PMC PubMed Central, accessed July 5, 2025, <a href="https://pmc.ncbi.nlm.nih.gov/articles/PMC6187454/">https://pmc.ncbi.nlm.nih.gov/articles/PMC6187454/</a>

- 19. Droplet-Based Microfluidic Thermal Management Methods for High Performance Electronic Devices PMC, accessed July 5, 2025, <a href="https://pmc.ncbi.nlm.nih.gov/articles/PMC6412277/">https://pmc.ncbi.nlm.nih.gov/articles/PMC6412277/</a>
- 20. Fundamentals of Heat Dissipation in 3D IC Packaging and Thermal-Aware Design, accessed July 5, 2025, <a href="https://www.researchgate.net/publication/347118834\_Fundamentals\_of\_Heat\_Dissipation\_in\_3D\_IC\_Packaging\_and\_Thermal-Aware\_Design">https://www.researchgate.net/publication/347118834\_Fundamentals\_of\_Heat\_Dissipation\_in\_3D\_IC\_Packaging\_and\_Thermal-Aware\_Design</a>
- 21. FDA 2025 MDUFA User Fees PaxMed International, accessed July 5, 2025, <a href="https://paxmed.com/fda-2025-mdufa-user-fees/">https://paxmed.com/fda-2025-mdufa-user-fees/</a>
- 22. Medical Device User Fee Amendments (MDUFA) FDA, accessed July 5, 2025, <a href="https://www.fda.gov/industry/fda-user-fee-programs/medical-device-user-fee-amendments-mdufa">https://www.fda.gov/industry/fda-user-fee-programs/medical-device-user-fee-amendments-mdufa</a>
- 23. O processo de aprovação do FDA 510(k) agora leva em média seis meses AssurX, accessed July 5, 2025, <a href="https://www.assurx.com/pt/estudo-fda-510k-processo-de-aprova%C3%A7%C3%A9dia-seis-meses/">https://www.assurx.com/pt/estudo-fda-510k-processo-de-aprova%C3%A7%C3%A9dia-seis-meses/</a>
- 24. 510k Submission Process and Review Timeline, accessed July 5, 2025, <a href="https://www.meddevicecorp.com/fda-510k-submission/">https://www.meddevicecorp.com/fda-510k-submission/</a>
- 25. O que é o OPC UA e as suas vantagens na Indústria 4.0? A operadora Opertek, accessed July 5, 2025, <a href="https://opertek.com/pt/blog/que-es-opc-ua-y-sus-beneficios-en-la-industria-4-0/">https://opertek.com/pt/blog/que-es-opc-ua-y-sus-beneficios-en-la-industria-4-0/</a>
- 26. The OPC UA Standard in Industrial Automation, accessed July 5, 2025, <a href="https://www.esa-automation.com/en/the-opc-ua-standard-in-industrial-automation/">https://www.esa-automation.com/en/the-opc-ua-standard-in-industrial-automation/</a>